Oscilloscope à mémoire.. Analyseur logique.


Première glutte à réaliser , qui sera utile pour la suite .

Réalisation simple.

Coût faible : un module mbed, quelques circuits intégrés, une plaque de base de développement, des grippe-fils..

Visualisation sur PC.

Programme en assembleur ultra simple à faire ( et surtout ultra rapide )

Les données TOR de l’analyseur logique seront enregistrées dans une table en mémoire du processeur..

Avec le PC on ira lire une plage plus ou moins longue de cette table, avec un décalage réglable Par rapport à T0..

On avec le Pc on pourra commader le départ de l’enregistrement et l’arréter

ou bien déterminer des conditions d’arret.

Cela permet par exemple d’enregister en permanece et d’arréter sur un évènement ( par exemple un défaut ) et de remonter dans le temps pour analyser ce qui s’est passé avant et qui a pu conduire à ce défaut .

A suivre

Publicités
Cet article a été publié dans Mes Projets. Ajoutez ce permalien à vos favoris.

Laisser un commentaire

Entrez vos coordonnées ci-dessous ou cliquez sur une icône pour vous connecter:

Logo WordPress.com

Vous commentez à l'aide de votre compte WordPress.com. Déconnexion / Changer )

Image Twitter

Vous commentez à l'aide de votre compte Twitter. Déconnexion / Changer )

Photo Facebook

Vous commentez à l'aide de votre compte Facebook. Déconnexion / Changer )

Photo Google+

Vous commentez à l'aide de votre compte Google+. Déconnexion / Changer )

Connexion à %s